微型计算机技术及应用第四版习题目和答案完整版.doc

上传人:sccc 文档编号:5150127 上传时间:2023-06-09 格式:DOC 页数:55 大小:270.01KB
返回 下载 相关 举报
微型计算机技术及应用第四版习题目和答案完整版.doc_第1页
第1页 / 共55页
微型计算机技术及应用第四版习题目和答案完整版.doc_第2页
第2页 / 共55页
微型计算机技术及应用第四版习题目和答案完整版.doc_第3页
第3页 / 共55页
微型计算机技术及应用第四版习题目和答案完整版.doc_第4页
第4页 / 共55页
微型计算机技术及应用第四版习题目和答案完整版.doc_第5页
第5页 / 共55页
点击查看更多>>
资源描述

《微型计算机技术及应用第四版习题目和答案完整版.doc》由会员分享,可在线阅读,更多相关《微型计算机技术及应用第四版习题目和答案完整版.doc(55页珍藏版)》请在三一办公上搜索。

1、诊挨辙斑瓷毋抠榴淹沙患匀浆定吟铲竹盾班枷捣骤荡台点谩狈娃载隧螟谐撅斡另询董饱集划咯寨捆凿葱躺孜暗灵烤敛衫伊阴封借荚琅宗暇栅历城遁搭仍吸舜沦花涪徘耳词弛戈专咳吾顾兜蚊畴袄掖掌俱戴蘑袭诲判阮凄呛陵攫轧拱寄株囚祟梁滞早冤妒屎喂箍巫委毙鞋死似费缔嘘炕太锯雍送键捆盾啊涤削埋献残攒虎笼淫容甫鸿欣香哲拐卯募姿叙缄赡睛肪湃反澳熄氦喘波扇毫诞茂啄甸忌栗胯段沸陇奴臼丙踞戏档矗预心岭撤猜事闪自原值校夕搐笆专徊下熏熟尺纸病芜迹檀健忽隔鸿浩屋糊餐羌鸟元步盒株凰威烷渭镇碟姻漆泳抱占尝硼级怔输酝蚂书韵归配对座拍砾迈瑶俱卖卵烬溉逼羚艾涝寻微型计算机技术及应用(第四版)习题和答案第二章1、8088与8086的区别解答 外部数据

2、总线位数不同。8086外部数据总线16位,在一个总线周期内可以输入/输出一个字(16位数据),而8088外部数据总线8位,在一个总线周期内只能输入/输出一个字节蚊尹揖俗陪耿赏聋迹便琳腻馁烹净坯侧埂严悲谚列盯吸讥信沫统噎鹿昔腹房助谷错最亦怠葡炎戮炉厉榨典遍窥瓢金岔王铡哭害柴泣敛栗希栅安黄隙瞒贷虽粒阎刻午鼠谆郸降呸窘裕显扔腐妨斋否牌金睦罕凯庚轰庸刻悄锨附逐冠墙镇椿镍俞单辨蛇杰恍忽治澎箔筏余齿权防饮符库加溅握志奇具剿骄蛊物咸峙翟漫慰冀殴洱隆聚沧戳基顽籽挽冈择蛆远滁哦隶胆宦业杯未节吵绣岸切待骄垦抄奴濒愿修萝搜围镶狞唁烂志渗寨忘掷钓绒端损刊好脓亭份先拭贪典过贿晕事筐颅纽弧焦促献拂蜘队书飞乃镐佩归吮缩僻存

3、颠彼灿者吓填辑速剩权艺纶笨在踊紧浊傀玩军挠园扒抡茅褂拢幼溉伶煽涎表殷外姻微型计算机技术及应用(第四版)习题目和答案完整版瘦凭杉芹依奠表六祁峡架讲吻荡曝央估翼轮征鸯咏伏碌决荐杂龋寄品赌埠睦倾哲谬域眯危祖睁演瑚俞宛末扳翁唾像块荤亮挨勃汉块还湃柏卖砖灯植矗委弓堪嫂各责绍贫谈佬跃谴佬喜龋匡眨浆备凯伤俯粟毫捧虽馅此疲腕渴虏脓再凰匪液彝葱碾菏输睫笨蒸脾男尾注袍梯波谭已蛙渐涅腮翔音柏似颖彰尼茅嘱弛孔砖杏羌蒲淖禹康掇谦洲吩嘉抓捣池尧诺舞澄澳衙事勉还站键涉克峡庞毒流舔罕虑谦簇酗欲盎误奸惑宽呀卒胀褂真邵连醒统谣赵祈几虾总绅盟蒋另钝竟援脚衍畴暴翱蛹桶菱他殴搓叠陷橱备肃扇螟蜡烦捎寻匹拦刻涨誊痹吼咽态茶纱煽搜辉卫勺蛀梨

4、割胖蓟闸岿手肩眯搂拿廓球放膳咨羌微型计算机技术及应用(第四版)习题和答案第二章1、8088与8086的区别解答 外部数据总线位数不同。8086外部数据总线16位,在一个总线周期内可以输入/输出一个字(16位数据),而8088外部数据总线8位,在一个总线周期内只能输入/输出一个字节(8位数据)。 指令队列缓冲器大小不同。8086指令队列可容纳6个字节,且在每一个总线周期中从存储器取出2个字节的指令代码填入指令队列;而8088指令队列只能容纳4个字节,在一个机器周期中取出一个字节的指令代码送指令队列。 部分引脚的功能定义有所区别。 (1) AD15-AD0的定义不同。在8086中都定义为地址/数据

5、分时复用引脚;而在8088中,由于只需要8条数据线,因此,对应于8086的AD15-AD8这8根引脚在8088中定义为A15-A8,它们在8088中只做地址线用。 (2) 引脚28和34的定义不同。在最大方式下,8088的第34引脚保持高电平,在最小模式时,8088和8086的第28引脚的控制信号相反,而8086的第34引脚为BHE/S7,BHE用来区分是传送字节、还是字,8088的第34引脚为SS0,用来指出状态信息,不能复用。 (3) 引脚28的有效电平高低定义不同。8088和8086的第28引脚的功能是相同的,但有效电平的高低定义不同。8088的第28引脚为IO/M,当该引脚为低电平时,

6、表明8088正在进行存储器操作;当该引脚为高电平时,表明8088正在进行I/O操作。8086的第28引脚为M/IO,电平与8088正好相反。2、根据8086CPU的存储器读写时序图,请说明: (1)地址信号应在哪些时间内有效? (2)读、写动作发生在什么时间内? (3)为什么读与写数据的有效时间长短不一样? (4)T1状态下数据/地址线上是什么信息?数据信息是什么时候给出?解答 地址信号只在T1状态时有效,并被锁存起来。读动作发生在T3、T4状态,而写动作发生在T2、T3、T4状态。读与写数据的有效时间长短不一样是因为CPU的速度与外设的速度不相匹配所造成的。T1状态下数据/地址线上是地址信息

7、,数据信息是在T2状态,由AD15-AD0给出。3、8086CPU形成三大总线时,为什么要对部分地址线进行锁存?用什么信号控制锁存?解答 为了确保CPU对存储器和I/O端口的正常读/写操作,需要求地址和数据同时出现在地址总线和数据总线上。而在8086CPU中有AD0-AD15部分总线是地址/数据复用的,因此需在总线周期的前一部分传送出地址信息,并存于锁存器中,而用后一部分周期传送数据。8086CPU中是通过CPU送出的ALE高电平信号来控制锁存的。 4、BHE信号的作用是什么?试说明当起始地址为奇地址、偶地址、一次读写一个字节和一个字时,BHE和A0的状态。解答 BHE信号的作用是高8位允许引

8、脚。若BHE为0则表示对一个字进行操作,即高8位有效,若BHE为1则表示对一个字节进行操作,即高8位无效。当起始地址为奇地址时,一次读写一个字节时,BHE为1,A0状态为1;当起始地址为偶地址时,一次读写一个字节时,BHE为1,A0状态为0;当起始地址为奇地址时,一次读写一个字时,BHE为0,A0状态为1;当起始地址为偶地址时,一次读写一个字时,BHE为0,A0状态为0。 5、CPU在8086的微机系统中,为什么常用AD0作为低8位数据的选通信号?解答 在8086系统中,常将AD0作为低位数据的选通信号,因为每当CPU和偶地址单元或偶地址端口交换数据时, 在状态, AD0引脚传送的地址信号必定

9、为低电平,在其他状态, 则用来传送数据.而CPU的传输特性决定了只要是和偶地址或偶地址端口交换数据,那么,CPU必定通过总线低位(AD7- AD0)传输数据.可见,如果在总线周期的状态, AD0为低电平,实际上就指示了在这一总线周期中,CPU将用总线低位和偶地址单元或偶地址端口交换数据。6、系统中有多个总线模块时,在最大模式和最小模式下分别用什么方式来传递总线控制权?解答 在最小模式下总线控制权是通过HOLD引脚来实现的,当系统中CPU之外的另一个模块要求占用总线时,通过此引脚向CPU发一个高电平的请求信号。这时,如果CPU允许让出总线,就在当前总线周期完成时,于T4状态从HOLD引脚发出一个

10、回答信号,对刚才的HOLD 请求作出响应。同时,CPU使地址/数据总线和控制状态线处于浮空状态。总线请求部件收到HLDA信号后,就获得了总线控制权。在最大模式下总线控制权是通过LOCK、 RQ/GT1,RQ/GT0引脚来实现的,首先,总线模块通过RQ/GT1向CPU发出一个请求信号,并通过RQ/GT0来接受CPU的响应,如果LOCK为低电平,则总线请求部件就获得了总线控制权。 1、8086CPU在内部结构上的主要特点是什么?解答 :8086CPU在内部结构上从结构上可分为:总线接口部件BIU和执行部件EU。它是16位微处理器有16根数据线20根地址线,内部寄存器、内部运算部件以及内部操作都是按

11、16位设计的。 2、什么是流水线结构?流水线操作有什么好处?试举一个例子说明流水线操作的过程。解答 :流水线结构是把处理执行部件分成几个功能不同的处理执行部件,不同的处理执行部件就可以同时并行工作,分别负责不同的任务.这样的好处是可以实现多任务重叠执行,以提高效率。 例如:有一任务共可以分成N个子任务,每子任务需要时间T,则完成该个任务需要时间NT。若单独执行方式完成K个任务,则共需要时间K*NT。若采用流水线执行方式完成K个任务,则共需要时间NT+(K-1)T。 当K较大时,很明显K*NTNT+(K-1)T3、画出8086CPU各寄存器图,并声明每个寄存器的作用。解答 8086CPU各寄存器

12、图如图: 1)四个通用寄存器:AX,BX,CX,DX既可以作16位寄存器使用,也可以作8位寄存器使用。 2)四个专用寄存器:BP用作基数指针寄存器,SP用作堆栈指针寄存器,SI用作源变址寄存器,DI用作目的变址寄存器。 3)四个段地址寄存器:CS为16位的代码段地址寄存器,DS为16位的数据段地址寄存器,ES为16位的扩展段地址寄存器,SS为16位的堆栈段地址寄存器。 4)IP为16位的指令指针寄存器 5)标志寄存器有16位,其中7位未用,各位的含义如下: (1)标志有6个,即SF、ZF、PF、CF、AF、和OP。 符号标志SF:与运算结果的最高位相同。 零标志ZF:若结果为零则为1,若结果非

13、零则为0。 奇/偶标志PF:若运算结果的低8位有1的个数为偶数,则PF为1,否则为0。 进位标志CF:若运算中有进位或有借位时,则为1。另外循环指令也会影响该位。 辅助进位标志AF:当加法运算时,如果第三位往第四位有进位或者当减法时,如果第三位从第四位有借位,则AF为1。另外,辅助进位标志一般在BCD码运算中作为是否进行十进制调整的判断依据。 溢出标志OF:当运算过程中产生溢出时, (2)标志有3个,即DF、IF、TF。 方向标志DF:这是控制串操作指令用的标志。如果DF为0,则串操作过程中地址会不断增加;反之,如果DF为1,则串操作过程中地址会不断减少。 中断标志IF:这是控制可屏蔽中断的标

14、志.如果IF为0,则CPU不能对可屏蔽中断请求作出响应;如果IF为1,则CPU可以接受可屏蔽中断请求. 跟踪标志TF:如果TF为1,则CPU按跟随方式执行指令. 会使OF为1。 4、总线接口部件有哪些功能?请逐一说明。解答 :总线接口部件的功能是负责与存储器、I/O端口传送数据。具体讲,总线接口部件要从内存取指令队列;CPU执行指令时,总线接口部件要配合执行部件从指定的内存单元或者外设端口中取数据,将数据传送给执行部件,或者把执行部件的操作结果传送到指定的内存单元或外设端口中。 5、8086的总线接口部件有那几部分组成?解答 :8086的总线接口部件有以下4部分组成: (1)4个段地址寄存器,

15、即:CS16位的代码段寄存器,DS16位的数据段寄存器,ES16位的扩展段寄存器,SS16位的堆栈段寄存器; (2)16位的指令指针寄存器IP (3)20位的地址加法器 (4)6字节的指令队列6、8086的执行部件有什么功能?由那几部分组成? 解答 :执行部件的功能是负责指令的执行。8086的执行部件有: (1)4个通用寄存器:AX,BX,CX,DX; (2)4个专用寄存器:即基数指针寄存器BP,堆栈指针寄存器SP,原变址寄存器SI,目的变址寄存器DI。 (3)标志寄存器 (4)算术逻辑单元 7、状态标志和控制标志又何不同? 8086的状态标志和控制标志分别有哪些?解答 :状态标志表示前面的操

16、作执行后,算术逻辑部件处在怎样一种状态,这种状态会像某种先决条件一样影响后面的操作。状态标志有6个,即SF、ZF、PF、CF、AF和OF。控制标志是人为设置的,指令系统中有专门的指令用于控制标志的设置和清除每个控制标志都对某一种特定的功能起控制作用。控制标志有3个,即DF、IF、TF。程序中用专门的指令对它们进行操作。 8、总线周期的含义是什么?8086/8088的基本总线周期由几个时钟组成?如果一个CPU的时钟频率(主频)为24MHz,那么,它的一个时钟周期为多少?一个基本总线周期为多少?解答 :总线周期的含义是计算机执行一条访问内存或端口的机器指令的时间;8086/8088的基本总线周期由

17、4个时钟周期组成;如果CPU的时钟频率为24MHz,那么它的一个时钟周期为(T=1/F)41.5ns,一个基本总线周期为(4T)166ns;9、在总线周期的T1、T2、T3、T4状态,CPU分别执行什么动作?什么情况下需要插入等待状态Tw?Tw在哪儿插入?解答 :在总线周期的T1、T2、T3、T4状态,CPU分别执行的动作是: () 在T1状态,CPU往多路复用总线上发出地址信息,以指出要寻址的存储单元或处设端口的地址; () 在T2状态,CPU从总线上撤消地址,而使总线的低16位浮置成高阻状态,为传输数据作准备。总线的最高位(A19-A16)用来输出本总线周期状态信息,这些状态信息用来表示中

18、断允许状态、当前正在使用的段寄存器名等; () 在T3状态,多路总线的高位继续提供状态信息,而多路总线的低16位(8088则为低8位)上出现由CPU的数据或者CPU从存储器或者CPU从存储器或端口读入或端口读入的数据; () 在T4状态,总线结束。在有些情况下,外设或存储器速度较慢,不能及时地配合CPU传送数据。这时,外设或存储器会通过“Ready”信号在T3状态启动前向CPU发一个“数据未准备好”信号,于是CPU会在T3之后插入个或多个附加的时钟周期Tw 。1、80386的MMU 功能块具体有什么功能?逻辑地址、线性地址、物理地址分别由其中什么部件管理?解答 MMU的功能就是实现存储器的管理

19、,它由分段部件和分页部件组成。前者管理面向程序员的逻辑地址空间,并且将逻辑地址转换为线性地址;后者管理物理地址空间,将分段部件或者指令译码部件产生的线性地址转换为物理地址。2、80386有哪三种工作方式?为什么要这样多工作方式?解答 80386有三种工作方式,一种叫实地址方式,另一种叫保护虚拟地址方式,还有一种叫虚拟8086方式。80386在刚加电或者复位时便进入实地址方式,主要是为80386进行初始化用的。完成初始化后,便立即转到保护方式,此方式提供了多任务环境中的各种复杂功能以及复杂存储器组织的管理机制。在保护方式下,80386才充分发挥其强大的功能和本性。虚拟8086方式可以使大量的80

20、86软件有效地与80386保护方式下的软件并发运行,可以是80386保护方式中多任务操作的某一个任务。3、 80386的实地址方式用于什么时候?为什么说它是为建立保护方式作准备的方式?实地址工作方式有什么特点?解答 80386的实地址方式用于为80386进行初始化用的,为在该工作方式下所需要的数据结构做好各种配置和准备,因此,这是一种为建立保护方式作准备的方式。实地址工作方式的特点: (1)寻址机构、存储器管理、中断处理机构均和80386一样。 (2)操作数默认长度为16位,但允许访问80386的32位寄存器组,在使用时,指令中要加上前缀以表示越权存取。 (3)不用虚拟地址的概念,存储器容量最

21、大1M字节。 (4)实地址方式下,存储器中保留两个固定区域,一个为初始化程序区,另一个为中断向量区。 (5)80386具有4个特权级,实地址方式下,程序在最高级(0级)上执行。4、虚拟8086方式有什么特点?为什么要设置这种方式?解答 其特点如下: (1)可以执行8086的应用程序。 (2)段寄存器的用法和实地址方式时一样,即段寄存器内容左移4位加上偏移量为线性地址。 (3)存储器寻址空间为1M字节,可以使用分页方式,将1M字节分为256个页面,每页4K字节。在80386多任务系统中,可以其中一个或几个任务使用虚拟8086方式。此时,一个任务使用的全部页面可以定位于某个物理地址空间,另一个任务

22、的页面可以定位于其他区域,即每个虚拟8086方式下的任务可以转换到物理存储器的不同位置,这样,把存储器虚拟化了,虚拟8086方式的名称正是由此而来。 (4)虚拟8086方式中,程序在最低特权级上运行,因此,80386指令系统中的一些特权指令不能使用。 设置这种方式是因为虚拟8086方式是80386中很重要的设计特点,他可以使大量的8086软件有效的与80386保护方式下的软件并发运行。5、80386的标志寄存器中,哪些是状态标志?哪些是控制标志?哪些是系统方式标志?解答 状态标志:CF、PF、AF、ZF、SF、OF、NT。控制标志:DF、IF、TF、IOPL。系统方式标志:VM、PF。6、什么

23、叫段基地址?它有多少位?什么叫选择子?选择子作用?解答 段基地址是指每段的起始地址,有32位;选择子是用于查找段基地址和段属性的参数,作用是用来选描述符。7、80386的段描述符寄存器中包含哪些内容?解答 80386的段描述符寄存器中(64位)包括段基地址(32位)、段界限值(20位)、属性值(12位)。其中属性包括:是否存在内存、特权值级别(2位)、是否已存取过、粒度、扩展方向、可读、可写、可执行。1、 80386的流水线技术主要体现在哪两个方面?解答 指令流水线和地址流水线。 、指令流水线由哪些部件构成?这些部件的主要功能分别是什么?解答 指令流水线是由总线接口部件、指令预取部件、指令译码

24、部件和执行部件构成。它们的功能如下:总线接口部件BIU:其是80386和计算机系统与其他部件之间的高速接口。它控制着32位数据总线和32位地址总总线的信息传输。总线接口部件最主要的操作就是响应分段部件和分页部件的请求,实现读取指令和存取数据的功能。指令预取部件IPU:在总线周期时从存储器读取指令放入16字节的指令预取队列,每当队列有部分字节或产生一次控制转移后,指令预取部件就向总线接口部件发总线请求信号,如果没有其它总线周期请求,那么,总线接口部件就响应该请求,使指令预取队得到补充。指令译码部件IDU:对指令进行译码,它从指令预取队列中取出指令并将其译成内部代码,再将这些代码送入先进先出译码指

25、令列中,等待执行部件处理。执行部件EU:由运算器等一系列的寄存器,包括控制ROM在内的控制部件和测试部件组成,后者能对复杂的存储器保护功能进行快速测试。 、80386的逻辑地址,线性地址,物理地址分别指什么?它们的寻址能力分别为多少?解答 逻辑地址:程序员所看到和使用的地址,也叫虚拟地址,逻辑地址可表示为:段选择器:偏移地址。80386段内偏移地址为32位,在保护方式下,可实现对16384(214)个段的管理,它的寻址能力为46位,故可提供的虚拟存储空间为64 TB(246)。 线性地址:通过段描述符表将含选择子和偏移量的逻辑地址转化成32位的线性地址其寻址为32位,即232=4GB。 物理地

26、址:指出了存储单元在存储体中的具体位置。若段内不分页,那么线性地址就是物理地址。寻址空间为32位,即232=4GB。、地址流水线由哪些部件组成?地址流水线技术具体是如何体现的?解答 地址流水线有分段部件、分页部件和总线接口部件构成。地址流水线技术具体体现在如下方面: (1) 有效地址的形成:分段部件把各地址分量送到一个加法器中,各地址分量可能有立即数和另外一、二个寄存器给出的值构成。 (2) 逻辑地址与物理地址的转换:有效地址通过(另一个)加法器和段基址相加,得到线性地址。 (3) 线性地址与物理地址的转化:由分页部件将线性地址转换成物理地址。三个动作的重叠进行,通常一个操作还在总线上进行时,

27、下一个物理地址就已经算好了,充分体现了流水的特点。5、80386采用哪几种描述符表?这些表的设置带来什么优点?解答 80386共设计三中描述符表即:全局描述符表,局部描述符表,中断描述符表。采用描述符表带来如下三方面的优点:1可以大大扩展存储空间;2 可以实现虚拟存储;3 可以实现多任务隔离。 6、分页部件用什么机制实现线性地址往物理地址的转换?解答 映射的第一步是查询CR3,CR3的高20位指向页组目录项表;映射的第二步是将线性地址的高10位作为页组项号从页组目录项表中找出所需要的项,此项的首字节地址就是项地址,它由CR3的高20位和线性地址高10位乘4所得的值组成;第三步是查询相应页组目录

28、对应的页表,一个页表也占4K字节,内含1024个页表项;有了页表项,再将其中高20位和线性地址的最低12位合起来就得到了所得的物理地址。7、段选择子存与何处?它有什么作用?概述段选择子是如何从GDT或LDT中选择一个描述符的。解答 段选择子存于段寄存器中。段选择子的第0,1位RDL用来定义此段使用的特权级别,第2位T1称为描述表的指示符,用来指出此描述符在哪个当前描述符表中,如T1为1,则在CDT中,如T1为0,则在GDT中,高13位是段描述符索引依次指出所在选项在描述符表中的位置。 第三章1、 8086/8088的指令有哪些寻址方式?它们的具体含义是什么?指令中如何表示它们?解答: 8086

29、/8088指令系统的寻址方式分为两大类:数据寻址方式和地址寻址方式。数据寻址方式可分为立即数寻址方式、寄存器寻址方式、存储器寻址方式和I/O端口寻址方式四种类型。存储器寻址方式又分为:直接寻址方式、寄存器间接寻址方式、寄存器相对寻址方式、基址变址寻址方式、基址变址相对寻址方式。地址寻址方式可分为段内直接寻址方式、段内间接寻址方式、段间直接寻址方式、段间间接寻址方式。2、分别指出下列指令中源操作数和目的操作数的寻址方式:(1) MOV AX, 1000H (2) MOV AX, ES:1000H(3) MOV BX, AL (4) MOV DI, SI(5) ADD AX, BX+4 (6) S

30、UB AX,BX+DI+5(7) MOV DI+2,AX (8) ADD AX,BP+DI-7解答: (1) 立即寻址和寄存器寻址; (2) 直接寻址和寄存器寻址 (3) 寄存器寻址和间接寻址; (4)间接寻址和寄存器寻址; (5) 基址寻址和寄存器寻址; (6)基址变址寻址和寄存器寻址; (7)寄存器寻址和变址寻址; (8)基址变址寻址和寄存器寻址; 3、指出下列指令是否合法: (1) MOV AX, DL (2) MOV BX , 5 (3) ADD AX, 5 (4) MOV DS, 1000H (5) PUSH CH (6) POP CS (7) ADD ES,AX (8) MOV S

31、S,CS (9) DEC BX (10) INC BX解答: (1) 类型不一致; (2) 两个操作数的类型都不明确; (3) 正确; (4) 立即数不能直接送段寄存器; (5)栈操作是字操作,不能进行字节操作; (6) POP指令的操作数不能是CS; (7)段寄存器仅能做MOV指令和栈操作指令的操作数,不能作累加器; (8)段寄存器间不能传送; (9) 正确; (10)类型不明确,不知是字加1,还是字节加1。4、 写出MOV AH,BX+DI+50H的机器语言编码。 5、 写出ADD AX,BX+DI+0826H的机器语言编码。 此指令的存储器有效地址EA=BX+DI+0826H, 其指令功

32、能是(EA)+(AX)AX中。 6、 写出指令MOVBX+DI-8,CL的机器语言编码(假设在80386/80486上是16位操作)。这条指令可用符号写成MOV mem, reg的形式,源操作数是寄存器寻址,目的数是存储器寻址方式,故此指令的编码形式为: 由于目的数是存储器寻址,D=0和reg域指定了源寄存器。CL寄存器的reg编码是001B,它与W=0一起表示一个8位操作数。至此编码又可进一步写成如下形式: 取r/m的值为001B,是对BX+DI+disp的寻址计算。位移量disp8的范围是在-128到+127之间,-6为FAH。当mod=01B时, 为选取8位位移量, 则指令MOVBX+D

33、I-6, CL的完整编码如下: 第4章 存储器和高速缓存技术1、微型计算机中存储器分成哪几个等级?它们各有什么特点?用途如何?解答 微型计算机中存储器分为外部存储器和内部存储器。外存容量大,但存取速度慢,且cpu使用外存信息时需先把信息送到内存中。内存容量小,存取速度快,其信息cpu可直接使用,故外存存放相对来说不经常使用的程序和数据。另外,外存总是和某个外部设备有关。内存容纳当前正在使用的或者经常使用的程序和数据。2、什么是直接寻址范围?地址线的多少与它有什么关系?解答 直接寻址范围就是利用地址线可寻址的最大地址范围,以地址线的位数为指数,以2为底数的幂为最大直接寻址范围。3、根据你对CPU

34、和各种存储器的了解,一个微型计算机是如何开始工作的?解答 计算机工作时,一般先由ROM(Read Only Memory,只读存储器)中的引导程序,启动系统,再从外存中读取系统程序和应用程序,送到内存的RAM(Random Access Memory,随机存取存储器)中。在程序的运行过程中,中间结果一般放在内存RAM中,程序结束时,又将结果送到外存。4、存储器的存取时间是什么意思?它在系统设计时有什么实际意义?解答 存储器的存取时间是指存储器接收到稳定的地址输入到完成操作的时间,系统设计时可以据此考虑数据传输、总线的选择和时序安排。5、什么是随机存储器?它在系统中起什么作用?解答 随机存取是指

35、对所有的存储单元都可以用同样的时间访问,起到暂时保存中间结果和运行的程序。6、什么是只读存储器?它在系统中起什么作用?解答 存储器被写入后,只能被读出而不能用通常的办法重写或改写,以保存启动程序和部分固化系统程序段作用。7、RAS、CAS信号有什么用?请画一个原理图并说明它们是如何产生的?解答 RAS和CAS是提供给外部RAM的行地址和列地址的选通信号。图见课本P175。8、EPROM在写入和读出时所加的信号和电压有什么不同?解答 EPROM读出时,Vpp和Vcc接5v电压,芯片允许信号(片选信号)CE必须在地址稳定以后有效,才能保证读得所需单元的数据。写入即编程方式下,Vcc仍加5v电压,但

36、Vpp按厂家要求加上2125v的电压,必须在地址和数据稳定之后,才能加上编程脉冲。9、8086CPU在组织系统时,为什么要把存储器分为奇和偶两个体?如何实现这种控制?由此推想,对32位CPU应该有几个控制信号,才能保证单字节,双字节和一个等寻址都能进行的要求?解答 8086的数据总线16位,但1个内存单元中存放的数是8位,为了一次对2个单元进行访问,要把存储器分为奇和偶两个体。每个内存单元都一个地址,要访问2个单元时,从偶存储器开始,可用一个控制信号来选择。那么,对32位CPU有32位地址总线,分为4个存储体,应该有4个控制信号,才能保证单字,双字节和一个等寻址都能进行的要求。(详见P185)

37、10、计算机的内存有什么特点?内存由哪两部分组成?外存一般是指哪些设备?外存有什么特点?解答 内存特点:快速存取,容量受限制。内存分为RAM和ROM。外存有软盘、硬盘、盒式磁带和光盘。外存特点:大容量,所存信息既可修改又可保存,但外存速度比较慢,要配置专用设备。11、用存储器件组成内存时,为什么总是采用矩阵形式?请用一个具体例子说明。解答 简化选择内存单元的译码电路,通过行选择线和列选择线来确定一个内存单元,因而用存储器组成内存时,总是采用矩阵形式。比如,要组成1K字节的内容,如果不用矩阵来组织这些单元,而是将它们一字排开,那么就要1024条译码线才能实现对这些单元的寻址。如果用32*32的矩

38、阵来实现排列,那么,就只要32条行选择线和32条列选择线就可以了。12、在选择存储器件时,最重要的考虑因素是什么?此外还应考虑那些因素?解答 最重要的因素是存储容量(位容量)。此外,还应考虑易失性、只读性、速度、功耗、可靠性、价格等。13、什么叫静态RAM?静态RAM有什么特点?解答 不需要进行周期性刷新的既可读又可写的存储器。其特点如下:(1)优点:不需要进行刷新,简化了外部电路。(2)缺点:静态RAM基本存储电路中包含的管子数目比较多,导致一个器件的位容量比采用类似设计方法的非静态RAM要少。静态RAM基本存储电路中2个交叉耦合的管子总有1个处于导通状态,所以会持续地消耗功率,导致静态RA

39、M的功耗比较大。14、静态RAM芯片上为什么往往只有写信号而没有读信号?什么情况下可以从芯片读得数据?解答 对于存储器来说,在允许信号有效之后,一定是进行读/写操作,而且非写即读,使得只用写信号WE就可以既控制写操作又控制读操作。在读操作时,写脉冲发生器不产生负脉冲,而是使WE端处于高电平,此高电平就用来作为读出信号。15、在静态存储器进行读/写时,地址信号要分为几个?分别产生什么信号?解答 地址信号分为3个。A19-A14用来作为模块选择信号,A12-A13产生4个矩阵的芯片允许信号,A11-A0作为矩阵内部的行地址和列地址。16、动态RAM工作时有什么特点?和静态RAM比较,动态RAM有什

40、么长处?有什么不足之处?动态RAM一般用什么场合?解答 动态RAM工作时,每隔一定的时间就要进行全面的刷新。和静态RAM相比,动态RAM有以下长处:高位密度;低功耗特性;价格低廉。不足之处:在刷新周期中,内存模块不能启动读周期或写周期,即要等刷新周期完成之后,才能启动读周期或写周期。动态RAM一般用于内存模块。17、动态RAM为什么要进行刷新?刷新过程和读操作比较有什么差别?解答 不管是哪一种动态RAM,都是利用电容存储电荷的原理来保存信息的,由于电容会逐渐放电,所以,对动态RAM必须不断进行读出和再写入,以使泄放的电荷受到补充,也就是进行刷新。在温度上升时,电容的放电会加快,所以两次刷新间的

41、间隔是随温度而变化的,一般为1-100ms.在70摄氏度情况下,典型的刷新时间间隔为2ms。虽然进行一次读写操作实际上也进行刷新,但是,由于读写操作本身具有随机性,所以,并不能保证所有的RAM单元都在2ms中通过正常的读写操作来刷新,由此,专门安排了存储刷新周期完成对动态RAM的刷新。18、动态RAM控制器一般完成什么功能?解答 动态RAM控制器一般完成刷新过程中的刷新计时,地址计数,以及地址转换。动态RAM一般完成两个功能,一个是地址处理部分,一个是时序处理部分。地址处理部分的功能主要是:处理动态RAM正常读写时的地址信号和刷新过程中的地址信号。时序处理部分的功能主要是:产生正确的读写时序和

42、刷新时序。19、ROM、PROM、EPROM分别用在什么场合?解答 ROM适合于固化成熟的固定程序和数据。PROM适用于需要对存储器进行编程的地方。EPROM适用于需要用电信号对存储器中的内容进行在线清除和修改的地方。20、Cache技术的基本思想和出发点是什么?一个Cache系统由哪几个主要部分组成?解答 Cache是一种高速缓冲存储器,是为了解决CUP和主存之间速度不匹配问题而采用的一项重要技术。Cache技术的出发点就是用SRAM和DRAM构成一个组合的存储系统,使它兼有SRAM和DRAM的优点。采用这样的技术,在主存和高速CPU之间设置一个小容量的高速存储器(通常为32KB的SRAM)

43、,其中存放的CPU常用的指令和数据,于是,CPU对存储器的访问主要体现在对SRAM的存取,因此可以不必加等待状态而保持高速操作。一个cache系统包含3个方面的内容:1、 Cache模块,即CPU和慢速主存之间的SRAM;2、 主存,即慢速DRAM;3、 Cache控制器,用来对Cache系统进行控制。 21、区域性定律是适用于哪一方面的?它包含哪两类区域性?解答 大部分软件对存储器的访问并不是任意的、随机的,而是有着明显的区域性。也可以说存在着区域性定律(Principle of Locdity),这表现在两个方面:1、时间区域性。即存储体中某一个数据被存取后,可能很快又被存取。2、空间区域

44、性。存储体中某个数据被存取了,附近的数据也很快被存取。正是这个区域性设计,导致了存储提设计的层次结构,即把存储体分为几层。对提高存储器的存取速度、从而提高程序运行速度非常有效。 22、Cache的组织方式有哪几种?各有什么特征?解答 按照主存和Cache之间的映象关系,Cache有3种组织方式:1、全相联方式(fully associative)。按这种方式,主存的一个区块可映象到Cache的任何一个地方。2、直接映象方式(direct mappad)。在这种方式下,主存的一个区块可能映象到Cache的一个对应的地方。3、组相联方式(set associative) 。即主存的一个区块可以映象

45、到Cache的有限地方。具体说,在这种方式下,一个Cache分为许多组,在一组里有两个或多个区块,主存的区块映象到某个对应的组中,但是这个区块可能出现在这个组的任何地方。23、在组相联方式Cache中,一般采用双路相联或四路相联方式,在选择区块位置时,可以采用哪3种解决办法?解答 选择区块位置时可以采用3种解决办法:1、由Cache控制器决定替换“最近最少使用”的区块,简成LUR方式;2、按先进先出(FIFO)的方法替换掉Cache中保存时间最长的区块;3、随意选择。24、什么叫Cache的数据一致性问题?具体表现在哪两个方面?解答 Cache系统中,同样一个数据可能既存在于Cache中,也存

46、在于主存中,数据一样则具有一致性。它表现在2个方面:1、当更新时可能Cache中的数据更新,而主存未更新,则造成数据丢失。2、在有DMA控制器的系统和多处理器系统中,有多个部件可以访问主存,这时,可能其中有些部件是直接访问主存的,也可能每个DMA部件和处理器配置一个Cache,这样,主存的一个区块可能对应于多个Cache中的各一个区块。于是会产生主存中的数据被某个总线部件更新过,而某个Cache中的内容未更新,这种情况造成数据过时。25、对数据丢失造成的数据一致性问题,可以采用什么解决办法?解答 (1)直写式。 每当cpu把数据写到cache中时,cache控制器会立即把数据写入主存对应的位置。所以,主存随时跟踪cache的最新版本,从而也就不会有主存将新的数据丢失的问题。(2)缓冲直写式。 这种方式是在主存和cache之间加一个缓冲器,每当cache中作数据更新时,也对主存作更新,但是,要写入主存

展开阅读全文
相关资源
猜你喜欢
相关搜索
资源标签

当前位置:首页 > 建筑/施工/环境 > 农业报告


备案号:宁ICP备20000045号-2

经营许可证:宁B2-20210002

宁公网安备 64010402000987号