第九章-金属化与多层互连课件.ppt

上传人:小飞机 文档编号:3947811 上传时间:2023-03-28 格式:PPT 页数:73 大小:2.49MB
返回 下载 相关 举报
第九章-金属化与多层互连课件.ppt_第1页
第1页 / 共73页
第九章-金属化与多层互连课件.ppt_第2页
第2页 / 共73页
第九章-金属化与多层互连课件.ppt_第3页
第3页 / 共73页
第九章-金属化与多层互连课件.ppt_第4页
第4页 / 共73页
第九章-金属化与多层互连课件.ppt_第5页
第5页 / 共73页
点击查看更多>>
资源描述

《第九章-金属化与多层互连课件.ppt》由会员分享,可在线阅读,更多相关《第九章-金属化与多层互连课件.ppt(73页珍藏版)》请在三一办公上搜索。

1、.,第九章,金属化与多层互连,金属及金属性材料在集成电路技术中的应用被称为金属化。,按其在集成电路中的功能划分,,金属材料可分为三大类:,?,MOSFET,栅电极材料:,早期,nMOS,集成电路工艺中使用较多的,是,铝栅,,目前,CMOS,集成电路工艺技术中最常用的是,多晶硅栅,。,?,互连材料:,将芯片内的各独立元器件连接成具有一定功能的电路,模块。,铝,是广泛使用的互连金属材料,目前在,ULSI,中,,铜,互连金属,材料得到了越来越广泛的运用。,.,?,接触材料:,直接与半导体接触,并提供与外部相连的连接点。,铝,是一种常用的接触材料,但目前应用较广泛的接触材料是,硅化物,,,如,铂硅,(

2、PtSi),和钴硅,(CoSi,2,),等。,集成电路中使用的金属材料,除了常用的金属如,Al,,,Cu,,,Pt,,,W,等以外,还包括,重掺杂多晶硅、金属硅化物、金属合金,等金属性材,料。,.,9.1,、集成电路对金属化材料特性的要求,?,与,n,+,,,p,+,硅或多晶硅能够,形成欧姆接触,,接触电阻小;,?,长时期在较高电流密度负荷下,,抗电迁移,性能要好;,?,与绝缘体(如,SiO,2,)有良好的,附着性,;,?,耐腐蚀,;,?,易于淀积和刻蚀,;,?,易于键合,,而且键合点能经受长期工作;,?,多层互连要求,层与层之间绝缘性好,,不互相渗透和扩散。,.,9.1.1,、晶格结构和外延

3、生长特性的要求,金属材料特性与其晶格结构有关,集成电路中金属薄膜:,?,外延生长,?,单晶膜,具有最理想的特性。,采用外延生长可以消除缺陷,晶体结构好,提高金属薄膜,的性能,,降低电阻率和电迁移率,,,得到良好的金属,/,半导体,接触,或,金属,/,绝缘体接触界面。,.,9.1.2,、电学特性,金属材料在集成电路中应用时,须考虑的电学性能主要包,括,电阻率,、,电阻率的温度系数,(TCR),、,功函数,、,与半导体接,触的肖特基势垒高度,。,对于接触材料和栅电极材料,其功函数、与半导体材料的,肖特基势垒高度和接触电阻是非常重要的参数。,.,9.1.3,、机械特性、热力学特性以及化学反应特性,多

4、层薄膜体系中通常有应力存在,如图所示,,(a),存在张应力,,(b),存在压应力。,通常总的应力,可以分为,固有应力,i,,和,热,应力,th,两部分,即,=,i,+,th,。,固有应力主要由薄膜的淀积条件决定,,通过优化生长过程可以减小。,热应力可由下式计算:,E,f,杨氏模量,,V,f,泊松系数,,F,与,S,为薄膜和衬底的热膨胀系数,,T,1,为工作,时温度,,T,2,为生长,(,或退火,),温度。,可见减小热应力,最重要的是选择热膨胀系数相近的材料。,?,?,?,?,1,2,1,T,T,V,E,S,F,f,f,th,?,?,?,?,?,?,?,.,应力的存在对,互连体系可靠性,产生严重

5、影响,应力可导致,互连线出现空洞,,,互连材料的电迁移也与应力的存在有关。,多层薄膜体系的应力可以通过淀积生长适当的覆盖层来减弱,,若第一层薄,膜受张应力,当覆盖层为受压应力时,经过退火后应力转移,主要集中在覆,盖层,而原有薄膜所受应力减小。选择合适的覆盖层对减小薄膜中的应力非,常重要。,除了应力之外,金属材料在半导体材料中的扩散、材料的热力学特性以,及化学反应特性在互连材料的选取以及结构设计时都是必须考虑的问题。,.,铝是一种经常被采用的金属互连材料,主要优点是,:,?,在室温下的电阻率仅为,2.7cm,;,?,与,n,+,、,p,+,硅或多晶硅的欧姆接触电阻可低至,10,-6,/cm,2,

6、;,?,与硅和磷硅玻璃的附着性很好;,?,经过短时间热处理后,与,SiO,2,、,Si,3,N,4,等绝缘层的黏附性很好;,?,易于淀积和刻蚀。,9.2,、铝在集成电路技术中的应用,铝应用于集成电路中的互连引线,主要是采用,溅射方法制备,,淀积速,率快、厚度均匀、台阶覆盖能力强。,9.2.1,、金属铝膜的制备方法,.,9.2.2,、,Al/Si,接触中的几个物理现象,(1),Si,在,Al,中的扩散,Si,在,Al,中的溶解度比较高,在,Al,与,Si,接触处,在退火过程中,,会有大量的,Si,原子溶到,Al,中。溶解量不仅与退火温度下的溶解度,有关,还与,Si,在,Al,中的扩散情况有关。,

7、在,400-500,退火温度范围内,,Si,在,Al,薄膜中的扩散系数比在晶,体,Al,中大,40,倍。这是因为,Al,薄膜通常为多晶,杂质在晶界的扩散,系数远大于在晶粒内的扩散系数。,.,(2),Al,与,SiO,2,的反应,Al,与,SiO,2,反应对于,Al,在集成电路中的应用十分重要:,?,Al,与,Si,接触时,可以“吃”掉,Si,表面的自然氧化层,使,Al/Si,的欧姆接触电阻降低;,?,Al,与,SiO,2,的作用改善了集成电路中,Al,引线与下面,SiO,2,的黏,附性。,3,2,2,2,3,4,3,O,Al,Si,Al,SiO,?,?,?,.,9.2.3,、,Al/Si,接触

8、中的尖楔现象,宽度为,w,,厚度为,d,的铝引线,与硅接触的接触孔,面积为,A,,如图所示。,尖楔现象:,由于硅在铝中的溶解度较大,在,Al/Si,接触中,,Si,在,Al,膜的晶,粒间界中快速扩散离开接触孔的同时,,Al,也会向接触孔内运动、填充因,Si,离开而留下的空间。如果,Si,在接触孔内不是均匀消耗,,Al,就会在某些,接触点,像尖钉一样楔进,Si,衬底中去,如果尖楔深度大于结深,就会使,pn,结失效,这种现象就是,Al/Si,接触中的尖楔现象。,.,若退火时间为,t,,则,Si,在,Al,中的扩散距离为,(Dt),1/2,,假设,Si,在,Al,中是饱和的,则消耗的硅体积,V,为,

9、式中,n,Al,和,n,Si,分别为铝和硅的密度,,S,是,Si,在,A1,中的溶解度,(,重量百分数,),。,假如,Si,在接触孔面积,A,内是,均匀消耗,的,那么消耗掉的硅层厚度:,例如,当退火温度,T,500,时,退火时间,t,30min,,接触孔面积,A,44,?,m,2,,,线条宽度,w=5,?,m,,厚度,d,1,?,m,,则,消耗掉的硅层厚度,Z=0.3,?,m,,相当于超大,规模集成电路中的结深,因而有可能使,pn,结短路。,实际上,硅在接触孔内,并不是均匀消耗的,,而是,只通过几个点消耗,Si,,,有效,面积,A,远小于接触孔面积,A,,所以,Z,将远大于均匀消耗的深度,,,

10、Al,就像尖钉一,样楔进,Si,衬底中,从而使,pn,结短路。,实际的“尖楔”深度往往可以超过,1,m,。,?,?,Si,A,l,n,n,S,d,w,Dt,V,?,?,?,?,2,?,?,?,?,?,?,?,?,?,?,?,?,?,?,?,?,?,?,Si,Al,n,n,S,A,d,w,Dt,Z,2,.,影响尖楔深度和形状的因素,1.,Al-Si,界面的氧化层厚度,?,如果氧化层厚度比较薄,由于,Al,膜可以“吃”掉薄的,SiO,2,,使,Al/Si,作,用面积较大,尖楔深度比较浅。,?,如果氧化层厚度比较厚,,Al/Si,作用面只限于几个点,尖楔深度较深。,2.,衬底晶向对尖楔的形貌有影响,

11、?,双极集成电路采用,(111),硅衬底,由于,(111),面原子面密度大,面间距大,,尖楔倾向于横向扩展。,?,MOS,集成电路采用,(100),硅衬底,尖楔倾向于垂直扩展,更容易使,pn,结,短路。,.,9.2.4,、,Al/Si,接触中的改进,?,析出,Si,逐步增大成为结瘤,,大电流通过互连引线时,结瘤处发生,明显升温,,,甚至导致互连引线失效。,?,析出的,Si,原子是,p,型重掺杂,(Al,是硅的受主杂质,),,如果是在,n,型硅与金属之,间制作欧姆接触,就等于在,Al,和,n,型硅之间,增加一个,p,+,-n,结,,使欧姆接触,电阻增大,而对于肖特基结的情况,则将增加其有效的势垒

12、高度。,?,Si,在,Al-Si,表面上的析出淀积,将使,引线键合变得困难,。,1,、,Al-Si,合金,金属化引线,为了解决,Al,的尖楔问题,在纯,Al,中加入硅至饱和,形成,Al-Si,合金,,代替纯,Al,作为接触和互连材料。一般为,1wt%,。,但是,在较高合金退火温度时溶解在,Al,中的硅,冷却过程中又从,Al,中析出。,硅从,Al-Si,合金薄膜中析出,是,Al-Si,合金在集成电路中应用的主要限制,:,.,2,、,铝,-,掺杂多晶硅双层金属化结构,在,SiO,2,衬底上淀积,未掺杂多晶硅,,接着淀积铝膜,,腐蚀掉铝膜后,,SiO,2,衬底上出现一个个分离的大晶,粒,原来连续的多

13、晶硅薄膜不复存在。,当,Al,与多晶硅接触时,在退火过程中,,多晶硅晶,界处硅原子自由能比较高,因而晶界处硅原子将向,晶粒上的铝膜运输,并在那儿析出淀积,形成多晶,硅重组现象。,由于,Al-Si,合金存在,Si,析出的问题,,Al/Si,接触还可以采用铝,-,掺杂多晶硅双,层金属化结构。,多晶硅重组现象,.,对于,Al,和重磷或重砷掺杂的多晶硅接触,这种重组现象不存在。,可能是因为,杂质磷,(,砷,),在多晶硅晶粒间界分凝,使晶粒间界硅原子,的自由能减小,降低了这些硅原子在铝中的溶解度。,因此可以,在淀积铝薄膜之前,先淀积一层重磷或重砷掺杂的多晶,硅薄膜,构成,Al-,重磷,(,砷,),掺杂多

14、晶硅双层金属化结构,。,Al-,掺杂多晶硅双层金属化结构已成功地应用于,nMOS,工艺中。,铝,-,掺杂多晶硅双层金属化结构,.,3,、,铝,-,阻挡层结构,在铝与硅之间淀积一个薄金属层,替代重磷掺,杂多晶硅层,阻止铝与硅之间的作用,从而抑制,Al,尖楔现象。这层金属称为,阻挡层,。,为了形成好的欧姆接触,一般采用,双层结构,,硅化物作为欧姆接触,,TiN,、,TaN,或,WN,作为阻挡,层。,如图所示,,TiN,阻挡层可显著地减小漏电流。,TiN,,,TaN,和,WN,这些氮化物可以在氮气氛中通,过,反应溅射淀积,,也可以先淀积,Ti,金属,之后在,氮气氛中进行快速热退火来形成。对于深亚微米

15、,器件来说,接触孔的面积很小,深宽比大,可用,CVD,方法淀积,。,.,电迁移现象:,随着芯片集成度的提高,互连引线变得更窄、更薄,电流,密度越来越大。,在较高的电流密度作用下,互连引线中的金属原子将会,沿着电子运动方向进行迁移,这种现象就是电迁移。,1,、电迁移现象的物理机制,电子风力:,当互连引线中的电流密度较高时,静电场力,F,ei,驱动电子由阴极,向阳极运动。高速运动的电子与金属原子发生动量交换,原子受到猛烈的,电子冲击力,这就是电迁移理论中的,电子风力,F,wd,。,同时,金属原子还受,静电场力,F,ei,的作用。,当互连引线中的电流密度较高时,,电子风力,F,wd,大于静电场力,F

16、,ei,,,金属原,子受到电子风力的驱动,产生了从阴极向阳极的定向扩散,,即发生了金属,原子的电迁移。,在相反方向将有质量耗尽,产生空位的聚合。,9.2.5,、电迁移现象及其改进方法,.,三叉点:,在三个晶粒交界处,此时电子风推动,原子从一条边界流入,从另外两条边界流出。,这个过程造成了质量的流失,形成了空洞。当,电流反向流动时,就产生了质量堆积,形成小,丘。因此,,“三叉点”数,量的减少会使引线发,生电迁移的可能性下降。,电迁移现象的结果:,在一个方向形成空洞,使互连引线,断裂开路,而在另一个方向则由于铝原子的堆积而形成,小丘,造成光刻的困难和多层布线之间短路,从而使整,个集成电路失效。,金

17、属原子在薄膜中的输运过程是扩散过程,主要是沿晶界进行的。,.,2,、,中值失效时间,MTF,常用,电迁移中值失效时间(,MTF,),来描述电迁移引起的失效。,中值失效时间:,同样的直流电流试验条件下,,50,的互连引线失效所用,的时间。失效判据为引线电阻增加,100,。,中值失效时间,正比于引线截面积,A,dw,,因为它决定了造成引线断开的最小空洞尺寸;,反比于质量输运率,,即质量输运率越低,中值失效时间应当越长。,.,3,、,改进电迁移的方法,“竹状”结构的铝引线与通常,Al,引线结构不同,,组成多晶体的,晶粒从下而上贯穿引线截面,,整个,引线截面图类似有许多“竹结”的一条竹子,,晶,粒间界

18、垂直于电流方向,所以晶粒间界的扩散不,起作用,,铝原子在铝薄膜中的扩散系数和在单晶,中类同,从而可,使,MTF,值提高二个数量级,。,(1),结构的影响和“竹状”结构的选择,多晶铝引线的电迁移现象随晶粒尺寸增大而减弱,,MTF,增大。,此外,还与铝薄膜的择优取向有关,电子束蒸发铝薄膜择优取向为,晶向,,它的,MTF,值比溅射的铝薄膜大,2-3,倍。,.,在铝中附加合金成份,最常用的是,Cu,。,使金属化材料由纯,Al,变为,Al-Si(1-2,),-Cu(4,),合金,这些,杂质在铝的晶粒间界,分凝可以降低铝原子在铝晶粒间界的扩散系数,可以使,MTF,值提高一个量级。,但,缺点是,使引线的电阻

19、率增加、,Al-Si-Cu,合金不易刻蚀、且易受,Cl,2,腐蚀。,(3),三层夹心结构,在两层铝薄膜之间增加一个约,500?,的过渡金属层。,经过退火,在两层铝之间将形成金属化合物,它们是很好的,铝扩散阻挡层,可以,防止空洞穿透整个铝金属化引线;,同时,在铝晶粒间界也会形成化合物,降低铝原子,在铝晶粒间界中的扩散系数,,从而减少了铝原子的迁移率,防止空洞和小丘的形成。,这种方法可以,使,MTF,值提高,2-3,量级,,但是,工艺比较复杂,。,(4),改进电迁移的另一种有效方法是采用新的互连金属材料,如,Cu,。,(2),Al-Cu,合金或,Al-Si-Cu,合金,.,9.3,、,铜及低,K,

20、介质,随着集成电路的不断发展,,降低互连线延迟时间,成为集成电路发展,的重要内容之一。,9.3.1,、,互连引线的延迟时间,采用,RC,常数来表征互连引线的延迟时间,,R,引线电阻,,C,互连系统电容。,R,与互连材料电阻率,、长度,l,和截面积,wt,m,有关:,w,为引线的宽度,,t,m,为引线的厚度,,电容,C,与互连引线的几何尺寸及介质层的介电常数,和厚度,t,ox,有关:,互连引线的,RC,常数为:,m,wt,l,R,?,ox,t,wl,C,?,ox,m,t,t,l,RC,2,?,?,.,?,金属铜的电阻率小于,2.0cm,,低电阻率可以减小引线的宽度和厚度,,从而减小了分布电容,并

21、能提高集成电路的密度。此外,铜的抗电迁移,性能好。,?,使用低,K,材料作为介质层,减小了分布电容,对降低互连线延迟时间同,样起到重要的作用。,采用,低电阻率的互连材抖,和,低介电常数的介质材料,可以有效的降低互连,系统的延迟时间,例如使用,铜作为互连材料,低,K,材料作为介质层。,因此铜及低,K,介质互连体系,已成为集成电路进入深亚微米阶段以后,,为了降低互连线延迟时间所选择的材料。,.,9.3.2,、,以,Cu,作为互连材料的工艺流程,Cu,的性质与铝不同,不能采用传统的以铝作为互连材料的布线工艺。,以,Cu,作为互连的集成技术是,IC,制造技术进入到,0,.18m,及其以下时代必须,面对

22、的挑战之一。,对以,Cu,作为互连的工艺来说,目前被人们看好并被普遍采用的技术方,案是,双大马士革,(Dual Damascene),(,双镶嵌,),工艺,。,主要特点:,对任何一层进行,互连材料淀积,的同时,也对该层与下层之间,的,通孔,(Via),进行填充,,而,CMP,平整化工艺只对导电金属层材料进行,。与,传统的互连工艺相比,工艺步骤得到简化,工艺成本也相应降低。,.,(1),在前层互连层平面上淀积刻蚀停止层,如,Si,3,N,4,;,(2),淀积厚的互连介质材料,如,SiO,2,或低,K,介质材料;,(3),形成刻蚀引线沟槽的光刻胶掩膜图形;,(4),以光刻胶作为掩膜在介质层上刻蚀引

23、线沟槽;,(5),去除光刻胶;,(6),形成刻蚀通孔的光刻胶掩膜图形;,.,(7),以光刻胶为掩膜刻蚀通孔,由于高刻蚀选择性,通孔刻蚀将在停止层自动停止;,(8),除去光刻胶;,(9),除去刻蚀停止层;,(10),溅射淀积金属势垒层和,Cu,的籽晶层;,(11),利用电镀等工艺进行填充淀积直至通孔和沟槽,中填满,Cu,为止;,(12),利用,CMP,去除沟槽和通孔之外的,Cu,。,在进行有效清洁后淀积介质势垒层材料,然后,开始下一互连层的制备。,.,9.3.3,、,低,K,介质层材料和淀积技术,低,K,介质材料是指介电常数比,SiO,2,低的介质材料,介电常数一般小于,3.5,。,采用低,K,

24、介质可以减小寄生电容,减小互连延迟时间,从而提高了集成电路,的速度。,低,K,介质的淀积工艺,主要有旋涂工艺,(spin,on),和,CVD,工艺。,?,旋涂工艺具有工艺简单、缺陷密度比较低、产率高、易于平整化、,无需使用危险气体等优点;,?,CVD,工艺与,IC,工艺兼容、反应剂的成本比旋涂液的成本低,但,CVD,设备较贵,可适合应用的材料受到限制。,.,目前研究的低,K,介质材料,按其,K,值的范围可分为三类:,K=2.8-3.5,;,K,2.5-2.8,;,K,2.0,。,?,K,值在,2.8-3.5,之间的低,K,材料,主要有,HSQ,薄膜、掺氟的氧化物、低,K,的,SOG,旋涂玻璃,

25、(Spin on G1ass),三种。,?,K,值在,2.5-2.8,之间的低,K,材料有许多种,其中基于旋涂工艺的低,K,介质,材料主要有,PAE,、含氟的聚酰亚胺、,BCB,、有机硅氧烷聚合物等。,?,目前研究的,K,值小于,2.0,的极低,K,介质材料主要有多孔型气凝胶薄膜材,料、石英气凝胶薄膜材料和多氟的特富龙薄膜材料等。,.,刻蚀工艺要求:,与低,K,介质材料沉积工艺兼容;,对刻蚀停止层有高的选择性;,能形成垂直图形;,对,Cu,无刻蚀和腐蚀;,刻蚀的残留物易于清除。,低,K,介质的刻蚀工艺,.,低,K,介质,刻蚀后的清洗包括物理和化学清洗两种方式,。物理清洗主要是,利用清洗剂,(,

26、如去离子水等,),对残留物的物理冲刷作用,清除表面残留物。化,学清洗是利用清洗剂与残留物的化学反应,形成易挥发或易溶解的产物。,为了获得好的清洗效果,,通常需要物理清洗和化学清洗相结合,,要求清,洗工艺既能有效清除残留物又不对低,K,介质和通孔底层,Cu,表面造成损伤。,?,对通孔底部的,Cu,表面进行还原处理,以减小通孔的接触电阻;,?,去除介质上的各种残留物;,?,在淀积金属势垒层材料之前,必须要完全去除介质结构特别是在侧墙,表面的,Cu,离子的污染。,低,K,介质刻蚀后的清洗,.,9.3.4,、,势垒层材料技术,势垒层的作用:,?,防止,Cu,扩散和改善,Cu,的附着性;,?,作为,CM

27、P,和刻蚀工艺的停止层;,?,保护,Cu,薄膜和低,K,介质层不受工艺和环境因素造成的氧化和腐蚀效应的,影响。(,CMP,后,有效清洁后淀积介质势垒层材料),势垒层包括,介质势垒层和金属势垒层,两种。,.,实际上在低,K,介质层要插入介质势垒层,防止低,K,介质在工艺过程,或环境中吸潮而影响性能。,介质势垒层材料的介电常数要低、刻蚀选择性和抗扩散性能要好。,Si,3,N,4,是常用的介质势垒层材料:,具有很好的介质势垒层特性、刻蚀选,择性和,CMP,选择性较高、抗,Cu,扩散和氧化的能力高、钝化能力好,,缺点是介电常数较高,(K,7.8),,使互连电容增加。,新型低,K,介质势垒层材料:,Si

28、C,是新的介质势垒层材料,介电常数比,Si,3,N,4,材料低,(K,4-6),。,SiOCH,和,SiOCNH,是一种新发展的介质势垒层材料,它们的,K,值分别,在,3.9-4.3,和,4.2-5.1,之间。,介质势垒层,.,金属势垒层的主要作用是,防止,Cu,的扩散,同时保证可靠的电学接触,。,目前研究的导电势垒层材料有,WN,,,TiN,,,Ta,,,TaN,等。,TaN,和,Ta,比,TiN,有更好的势垒层特性,。,?,Ta,和,TaN,作为扩散势垒层,经过,30,分钟,400,500,的退火过程后,仍,保持好的抗,Cu,扩散性能。,?,与,Ta,相比,,TaN,与介质层有更好的黏附性

29、和防止,Cu,离子扩散性能,可,靠性更好。,金属势垒层,.,9.3.5,、,金属,Cu,的淀积技术,利用溅射和,CVD,方法对沟槽和通孔进行金属,Cu,的填充淀积时,容易形成,孔洞,抗电迁移能力差。因此在,Cu,互连集成工艺中,向通孔和沟槽中填充,Cu,的工艺,目前普遍采用的是,具有良好台阶覆盖性、高淀积速率的电镀或,化学镀的方法,。,电镀法,在电镀法填充,Cu,的工艺中,一般是采用,CuSO,4,与,H,2,SiO,4,的混合溶液,作为,电镀液,硅片与外电源的负极相接,通电后,电镀液中的,Cu,2+,由于受到负电,极的作用被,Cu,籽晶层吸引,从而实现了,Cu,在籽晶层上的淀积,。,为了保证

30、高可靠性、高产率及低电阻的通孔淀积,,通孔的预清洁工艺,、,势垒层和籽晶层的淀积工艺,,通常需要在不中断真空的条件下、,在同一个,淀积系统中完成,。,.,化学镀与电镀工艺不同的是无需外接电源,它是,通过金属离子、还原,剂、复合剂、,pH,调节剂等在需要淀积的表面进行电化学反应实现,Cu,的,淀积,。,Cu-CVD,工艺,尽管利用,CVD,方法向通孔和沟槽中填充,Cu,,可靠性比较差,但与电,镀或化学镀工艺相比,采用,CVD,方法与,CMOS,工艺有更好的工艺兼容,性。,因此,优化,Cu-CVD,工艺,发展无空洞的厚膜淀积工艺,是,Cu-CVD,工艺的一个重要研究内容。,化学镀,.,Cu,填充后

31、的退火工艺非常重要。电镀填充的,Cu,金属层存在,自退火,效应,,可导致,Cu,薄膜的电阻率下降,18-20%,,这种自退火效应引起的,电阻下降与,Cu,的再结晶,有关,并且在经过一段时间以后,电阻率将趋,于稳定。,为了使电镀淀积,Cu,的方块电阻、表面硬度和,CMP,的磨蚀率等性能,达到稳定,需要,在温度高于,150,进行,60,秒以上的退火,。,退火,.,9.4,、,多晶硅及硅化物,9.4.1,、,多晶硅栅技术,MOS,场效应晶体管开启电压,V,T,:,多晶硅栅取代铝栅,可使,p,沟,MOS,器件的开,启电压绝对值降低,1.2-1.4V,左右。,硅栅自对准技术:,在光刻刻蚀形成栅极后,无需

32、再做掩,蔽层,在多晶硅栅的掩蔽下,自对准地进行源漏区的掺杂,,并同时完成多晶硅栅的掺杂。,解决了光刻套刻栅时要求的栅,-,源、栅,-,漏的重叠,不但,可减少栅的面积,同时还可以使器件几何尺寸做得更小,,从而可以提高集成电路的集成度和速度。,.,9.4.2,、,多晶硅薄膜的制备技术,多晶硅薄膜可采用,LPCVD,方法,在,600,650,的温度范围内,用,硅烷热分解淀积,,反应式如下:,可选用纯硅烷,也可选用被氮或氩气稀释的硅烷,淀积时的压强为,26.66,133.3Pa,。,用,LPCVD,方法淀积多晶硅,由于压力很低,所以气相质量输运系,数很高,多晶硅薄膜的淀积生长过程主要由,表面反应速率控

33、制,。,表面反应速率主要受温度影响,精确控温是很容易实现的,因此用,LPCVD,系统淀积多晶硅薄膜的,均匀性和可重复性都比较好,。,2,600,4,2,H,Si,SiH,?,?,?,?,?,.,9.4.3,、,多晶硅互连及其局限性,随着集成电路的进一步发展,器件尺寸缩小,薄膜厚度变薄,作,为互连材料的多晶硅薄膜,高电阻率已成为提高集成电路速度的限制,因素之一,延迟时间常数,RC,与电阻率和方块电阻有如下的关系:,R,为方块电阻,,l,为互连引线长度,,d,和,w,分别为引线的厚度与宽度,,?,ox,和,t,ox,分别为硅互连引线下面的绝缘层的介电常数和厚度。,RC,时间常数与引线方块电阻成正比

34、,与线长度平方成正比,与绝,缘层厚度成反比。,考虑到边缘效应,,RC,时间常数也将随着线宽减小,而增加。,ox,ox,ox,ox,ox,ox,t,l,R,t,d,l,t,w,l,w,d,l,RC,?,?,?,?,?,?,?,?,?,?,?,?,?,?,?,?,?,?,2,2,.,采用三种不同加工尺寸,(5,?,m,1,?,m,0.5,?,m),时,,多,晶硅互连、硅化物互连和,纯金属互连,的延迟时间与,芯片面积的关系。,从图中可知,对于,5,m,加工技术,多晶硅作为互连引线,,可以与,集成电,路典型时延,g,相适应;当加工精度提高到,1,m,时,,多晶硅作为互连已经完,全不适应需要了,必须代之

35、以,硅化物互连或纯金属互连,;而对于,亚微米技,术,则几乎所有互连引线都已成为速度的限制因素。,.,9.4.4,、,多晶硅氧化,在硅工艺的氧化过程中,如果表面存在多晶硅薄膜,也会同时进行氧化。,但是,多晶硅由许多晶粒组成,氧化机制与单晶硅的情况有些不同。,?,在硅工艺中多晶硅通常是重掺杂的,用来作为局部互连、,MOS,器件的,栅电极和双极器件的发射区。,掺杂将大大增加多晶硅的氧化速率。,?,多晶硅的晶粒间界具有高密度缺陷和悬挂键,高密度的缺陷使氧化剂的,扩散比较快;而高密度悬挂键的存在,使氧化的表面化学反应常数的激活,能降低,二者,都使晶界处的氧化速率增大,造成晶界处的增强氧化。,.,?,硅氧

36、化为,SiO,2,时,其体积增大,2.2,倍。对于多晶硅薄膜,,晶粒间界的增,强氧化势必挤压周围的晶粒,产生应力,从而产生缺陷,更会增强晶界,处的氧化。,?,由于分凝现象,许多,n,型杂质更倾向于保留在多晶硅中,而不是存在,于生成的二氧化硅中。,氧化之后在靠近界面的多晶硅中,形成很高的掺,杂浓度;另外,为了提高多晶硅的导电性,往往也对多晶硅进行高磷掺,杂,这将使,多晶硅中的杂质浓度可能达到磷在硅中的固溶度水平,在极,端情况下,会出现磷硅,(SiP),相。用,HF,去除氧化层时,,SiP,可溶于,HF,,在,多晶硅层中会留下孔洞。,.,9.4.5,、,难熔金属硅化物的应用,硅化物由于较低的电阻率

37、,高温稳定性好,抗电迁移能力强,制备,工艺与现有硅栅工艺兼容,因而已被广泛使用在,ULSI,中。,?,难熔金属硅化物如,TiSi,2,、,TaSi,2,、,MoSi,2,和,WSi,2,等,主要用于做栅和,互连材料;,?,亚贵金属硅化物如,PtSi,和,PdSi,2,主要适用于做欧姆接触材料。,.,9.4.6,、,硅化物的淀积方法,1,共溅射方法:,按原子比的要求,从两个不同的元素靶逐次溅射难熔金属和硅,,组成精细的多层结构,然后退火形成硅化物,是目前最广泛使用的方法之一。,(共溅射还可以同时由两个靶溅射难熔金属和硅到衬底上。),优点,是能分别控制难熔金属和硅原子数,得到各种比例的,M,x,S

38、i,y,合金;可以溅,射各种金属于各种衬底上;在溅射之前可以进行反溅射,以取得洁净表面。,2,共蒸发方法:,按一定的原子比,用电子束同时蒸发难熔金属和硅;或者如同,共溅射一样,逐层蒸发难熔金属和硅,形成多层结构。因为真空度较高,可,以取得高纯金属膜。但电子束造成的辐照损伤需要在一定温度下退火才能消,除。,.,3,溅射或蒸发单层难熔金属于多晶硅衬底上,,在退火过程中,难熔金属与,多晶硅,(,硅,),衬底反应形成硅化物。,4,合金靶溅射:,以一定原子数比例,将难熔金属和硅粉末热压形成合金靶,,然后直接溅射到硅,(,多晶硅,),或,SiO,2,上。,方法简单,易于使用。但是由于粉末在热压制备成合金靶

39、时易于被氧化和,玷污,得到的硅化物薄膜电阻率比较高。金属和硅的原子比不可调节。,5,化学汽相淀积,(CVD),硅化物:,包括,APCVD,,,LPCVD,和,PECVD,。,LPCVD,淀积的硅化物台阶覆盖好,,PECVD,淀积温度低,产量较高,是有,发展前途的方法。,LPCVD,生长的,WSi,2,已开始用于实际生产。,.,9.4.7,、,硅化物的形成机制,9.4.8,、,硅化物的结构,.,9.4.9,、,硅化物的电导率,绝大部分,过渡金属硅化物都有良好的导电性,,导电机构类似于金属。硅,化物薄膜的电导率受薄膜淀积技术、杂质含量及退火条件等因素影响。,(1),硅化物薄膜的电学性质受硅与金属的

40、原子比的影响。,Si/M,大于,2,时,,电,阻率将随,Si/M,的增大而增大,。,(2),硅化物薄膜的晶粒尺寸对电阻率的影响。,晶粒尺寸增大,,晶粒间界减少,,电阻率下降。,(3),硅化物薄膜中杂质的影响,(,主要是,O,N,C,Ar,等,),。,在硅化物薄膜制备过,程中引入的杂质使硅化物薄膜的性能变坏,电阻率增加。,(4),退火条件的影响。退火是降低硅化物电阻率的有效办法。,退火使晶粒尺,寸增大,薄膜的电阻率下降。,.,电阻率随退火温度和退火时间变化都有饱和特性,退火温度越高,,电阻率达到极小值所需时间越短。,.,9.4.10,、,硅化物的氧化,硅化物广泛用于集成电路的栅互连材料,关键因素

41、之一就是因为,难熔金,属硅化物也能氧化生成稳定、致密的氧化层。,硅化物的氧化过程由下述四步完成:,(1),硅衬底释放硅原子,的反应过程;,(2),由硅衬底提供的,硅原子扩散通过硅化物层到达硅化物,-SiO,2,界面,;,(3),氧化剂以扩散方式通过已生成的,SiO,2,层,;,这是硅化物氧化速率的最终限制因素。,(4),氧化剂在硅化物,-SiO,2,界面上与硅反应生长,SiO,2,。,在氧化过程中,,除了晶粒略有增大外,硅化物的性质和厚度都没有明显,变化。,得到的,SiO,2,其介电性能也可以与硅或多晶硅生长的,SiO,2,相比拟。,.,9.4.12,、,多晶硅,/,硅化物复合栅结构,硅化物直

42、接替换多晶硅做栅和互连材料时,由于硅化物在形成过程中,有较大的,应力,产生,容易在薄栅,SiO,2,中及其硅衬底表面引入,缺陷,,使,MOS,器件的电学性能和稳定性都变坏。,目前最广泛采用的是,多晶硅,/,硅化物复合栅,结构。,它既可以保持良好的多晶硅,/SiO,2,界面特性、硅栅器件的可靠性和工艺,稳定性,又可以使引线电阻降低一个量级以上。,9.4.11,、,硅化物肖特基势垒,.,多晶硅,/,硅化物复合栅中,,多晶硅,/WSi,2,的厚度,比增大时,薄层电阻增大,,因此应尽可能降低多,晶硅,/,硅化物的厚度比。,但是,过薄的多晶硅层将影响多晶硅,/SiO,2,界面,,,不能保持稳定的、良好的

43、多晶硅,/SiO,2,界面特性。,.,9.5,、,大规模集成电路与多层互连,随着集成电路集成度的扩大,互连线所,占面积已经成为决定芯片面积的主要因素,,互连线导致的延迟已经可以与器件的门延,迟相比较,,右图给出了几种金属材料单位,长度连线,RC,常数与器件特征尺寸的关系。,互连系统已经成为限制集成电路技术发,展的重要因素,,单层金属互连已经无法满,足需要,必须使用多层金属互连技术。,.,9.5.1,、,多层金属互连技术对超大规模集成电路的意义,首先,多层金属互连技术可以使集成度进一步提高。使用多层互连可,以使单位芯片面积上可用的互连线面积成倍增加。,其次,使用多层金属互连可以降低互连线导致的延

44、迟时间。,此外,由于多层互连技术的使用,可以在更小的芯片面积上实现相同,功能,这样在单个硅片上可制作出更多芯片,从而可以降低单个芯片的,成本。,当然互连线每增加一层,需要增加两块掩模版,而且还可能导致总成,品率的下降,互连线层数也不是越多越好。,.,9.5.2,、,多层金属互连技术对材料的要求,如图是一个双层金属互连体系的示意图,多层金属互连的结构也类似。,?,第一层金属与多晶硅栅,/,局域互连层,之间的绝缘介质层被称作,PMD,(,前金,属化介质层,),;,?,金属层之间的绝缘介质被称作,IMD,(,金属间介质,),;,?,PMD,上光刻孔称为,接触孔,(contacts),,,实现第一层金

45、属与栅及硅的连接;,?,IMD,上的光刻孔称为,通孔,(via),,实现,金属层之间的连接。,.,互连体系中使用的材料,包括了金属材料和绝缘介质材料两大类。,l.,金属材料,金属材料在多层金属互连体系中使用时需要满足以下条件,:,(1),低的电阻率;,(2),表面平整;,(3),能抵抗电迁移;,(4),易于键合;,(5),稳定性,机械和电学性能在经过后续工艺以及长时间工作后保持不变;,(6),抗腐蚀;,(7),不会污染破坏器件、硅片以及加工设备;,(8),淀积生长的薄膜厚度和结构的可控制性;,(9),可各向异性刻蚀且对衬底和掩蔽材料有好的选择性;,(10),好的台阶覆盖;,(11),薄膜反射系

46、数可控,以利于进行光刻;,(12),金属化薄膜最好是化合物形态;,(13),每层都可以是以合金态淀积生长且合金组分可控;,(14),淀积过程中无缺陷生成;,(15),低的薄膜应力;,(16),淀积生长和图形转移过程应该具有经济性。,.,多层金属互连中的介质材料包括:以硅烷为源,CVD SiO,2,,以,TEOS,为源,PECVD,SiO,2,,,PECVD Si,3,N,4,,,SOG,,,HDP-CVD SiO,2,,低,K,介质。,多层金属互连对绝缘介质材料的要求如下,:,(1),低介电常数;,(2),高击穿场强;,(3),低泄漏电流,体电阻率大于,10,15,cm,;,(4),低表面电导

47、,表,面电阻率大于,10,15,cm,;,(5),不会吸潮;,(6),低的薄膜导致的应力:,(7),与铝膜的附着性要好,对附,着性差的金属,在金属层与介质层之间需要使用衬垫层;,(8),与上下介质层的附着性要好;,(9),温,度承受能力在,500,以上;,(10),易刻蚀,(,湿法或干法刻蚀,),;,(11),允许氢气氛围下加工没有电荷或偶,极矩的聚集区;,(12),没有金属离子;,(13),好的台阶覆盖且不形成凹角;,(14),好的厚度均匀性;,(15),对掺杂的氧化层,好的掺杂均匀性;,(16),低缺陷密度;,(17),无挥发性残余物存在。,对于,PMD,介质要求温度承受能力在,800,以

48、上。实际上当使用了铝材料以后,后续,工艺温度不会超过,450,。,2.,绝缘介质材料,.,9.5.3,、多层互连的工艺流程,当器件制备工艺结束以后,即进入互连工艺。,?,首先淀积生长绝缘介质层;,?,接下来要进行平坦化处理,以消除薄膜上的台阶;,?,然后在介质层上刻出接触孔和通孔;,?,再进行金属化,填充接触孔和通孔,形成互连线;,?,如果不是最后一层金属,则继续进行下一层金属化的工艺沉程,如果是,最后一层金属,则淀积钝化层,互连工艺完成。,.,9.5.4,、,平坦化,在集成电路制造过程中,经过多步加工工艺以后,硅片表面已经很不,平整,特别是在金属化引线孔边缘处会形成很高的台阶。,台阶的存在将

49、会影响淀积薄膜的覆盖效果,在底角处,薄膜有可能淀,积不到,使金属化引线发生断路,从而引起整个集成电路失效。台阶还,可能导致薄膜淀积生长过程中形成空洞。,随着互连层数的增加和工艺特征尺寸的缩小,对硅片表面平整度的要,求也越来超高,,金属层和介质层都需要进行平坦化处理,以减小或消除,台阶的影响,改善台阶覆盖的效果。,.,可以采用一些简单的方法改善硅片表面的平整度。,例如,对真空蒸发来说,改善台阶覆盖的方法,是使用,行星旋转式,真空淀积装置,,通过蒸发源和衬底相对方向的连续改变,有效地消除,蒸发死角,从而增加淀积率的均匀性。,也可采用,磷硅玻璃,(PSG),或硼磷硅玻璃,(BPSG),回流,,使锐利

50、的台阶,变得平滑,大大改善台阶覆盖状况。,.,?,图,(a),是没有平坦化图形;,?,图,(b),是第一类平坦化技术,,只是使锐利的台阶改变为平滑,,台阶高度没有减小,;,?,图,(c),是第二类平坦化技术,,可以使锐利的台阶变为平滑,,同时台阶高度减小。,通过再淀积一层,半平坦化的介,质层作为覆盖层,,即可达到这,种效果,如在多晶硅上淀积,BPSG,;,平坦化技术,.,?,图,(d),是第三类平坦化技术,,是使,局域达到完全平坦化,,使,用牺牲层技术可以实现局域完,全平坦化;,?,图,(e),是第四类平坦化技术,,是整个硅片表面平坦化,化学,机械抛光,(CMP),方法就是可实,现整个硅片平坦

展开阅读全文
相关资源
猜你喜欢
相关搜索
资源标签

当前位置:首页 > 生活休闲 > 在线阅读


备案号:宁ICP备20000045号-2

经营许可证:宁B2-20210002

宁公网安备 64010402000987号